Ir para conteúdo
  • Cadastre-se

tutorial Tempo padrão do chipset Intel série 4

Avalie este tópico:


malek

Posts em destaque

1w.jpg

Explicação de tempo padrão da série Intel 4


G3:      Toda a energia do sistema está desligada

S5:       Estado desligado

S4        Estado de hibernação S4 Estado de suspensão

S0:       estado ativado


Interpretação do sinal:

 


VCCRTC: Fonte de alimentação para o circuito RTC South Bridge, 3V, para alimentar o chip CMOS (RAM) dentro da South Bridge.

 


RTCRST #: o sinal de redefinição do circuito RTC South Bridge. Após 3V ICH9, um sinal de redefinição RTC foi adicionado, o nome é SRTCRST #

 


32.768kHz: Depois que o Southbridge obtém VCCRTC e RTCRST #, ele fornece energia ao cristal, o cristal começa a vibrar e a tensão entre os dois pinos do cristal fica entre 0,1 e 0,5V


INTVRMEN: um regulador que gera tensão de espera de 1,5V dentro da ponte

 


V5REF_SUS: tensão de espera de 5V


VCCSUS3_3: tensão de espera de 3.3V


VCCSUS1_05: Southbridge interno para gerar sua própria fonte de alimentação 1.05V, não controla


RSMRST # informa Southbridge que a tensão de espera de 3.3V é normal e 3.3V é controlada por circuito externo


O relógio de 32K emitido pelo SUSCLK South Bridge após o recebimento do RSMRST #. A maioria das máquinas antigas não usa. Pode ser ignorado. Novas máquinas são enviadas para a   EC .


PWRBTN # Botão POWER BOTÃO POWER, sinal de pulso 3.3V-0-3.3V, gatilho de queda de borda


SLP_S5 # 3.3V sinal de controle de saída da ponte sul


SLP_S4 # 3.3V sinal de controle de saída da ponte sul (geralmente apenas um S5 # e S4 # é usado para gerar energia na memória)

 


SLP_S3 # 3.3V sinal de controle da ponte sul para sair do estado de suspensão (geralmente usado para controlar a fonte de alimentação da ponte, a fonte de alimentação do barramento, a fonte de alimentação de exibição independente, etc.)


Potência de memória VDIMM


VCC / VCORE refere-se à fonte de alimentação em ponte (3.3V 5V 1.5V), fonte de alimentação em barramento (1.05V), fonte de alimentação de exibição independente, fonte de alimentação da CPU e outra fonte de alimentação S0


VRMPWRGD informa Southbridge que a potência da CPU está normal no momento 3.3V
O chip de relógio CLK GEN começa a funcionar, enviando vários relógios


A PWROK informa a Southbridge que a fonte de alimentação está normal no momento (tarefa SLP_S3 # concluída)


CPUPWRGD Southbridge emitido para a CPU do PG 1.05V
PLTRST # Redefinição da plataforma A primeira redefinição emitida pela South Bridge, geralmente para o chip onboard (North Bridge EC, etc.)


PCIRST # O segundo reset emitido pela ponte sul de reset PCI geralmente é de 3,3V para o mini slot.

 


Após o CPURST # Northbridge receber o PLTRST #, ele envia uma redefinição de 1,05V para a CPU

 

Editado: por malek
  • Joinha 2
Link para o comentário
Compartilhar em outros sites

Participe agora da conversa!

Você pode postar agora e se cadastrar mais tarde. Se você tiver uma conta, faça login para postar com sua conta.

Visitante
Responder

×   Você colou conteúdo com formatação.   Restaurar formatação

  Apenas 75 emoticons máximos são permitidos.

×   Seu link foi incorporado automaticamente.   Exibir apenas como um link

×   Seu conteúdo anterior foi restaurado.   Limpar o editor

×   Você não pode colar imagens diretamente. Envie ou insira imagens do URL.

SOBRE O ELETRÔNICABR

EletrônicaBR é o melhor fórum técnico online, temos o maior e mais atualizado acervo de Esquemas, Bios e Firmwares da internet. Através de nosso sistema de créditos, usuários participativos têm acesso totalmente gratuito. Os melhores técnicos do mundo estão aqui!
Técnico sem o EletrônicaBR não é um técnico completo! Leia Mais...
×
×
  • Criar Novo...